Total displayed: 31
Order by:
- Software/hardware architectures for implementing Natural Language Processing (NLP) applications
Behzad Joudat
José T. de Sousa (advisor)
Mário Pereira Véstias (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2022 - Compiling Algorithms to Coarse-Grain Reconfigurable Architectures
Rúben Teixeira
José T. de Sousa (advisor)
Mário Pereira Véstias (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2021 - VERSAT, a Compile-Friendly Recofigurable Processor and Architecture
João Dias Lopes
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2019
- Fault Tolerant RISC-V processor for Space Applications
Jaime Aguiar
José T. de Sousa (advisor)
Rui Policarpo Duarte (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2024 - CGRA-based Deep Neural Network for Object Identification
Luís Bruno Fava
José T. de Sousa (advisor)
Horácio C. Neto (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2023 - IOb-SoC on Lattice ECP5 FPGA
André Merendeira
Rui Policarpo Duarte (advisor)
José T. de Sousa (coadvisor)
Instituto Superior de Engenharia de Lisboa
2022 - Linux capable RISC-V CPU for IOb-SoC
Pedro Antunes
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2022 - RISC-V + HW accelerator PNG Encoder
Rita Ramos
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2021 - AAC audio decoder using a RISC-V processor and hardware accelerators
João Diogo Amaro Beirão
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2021 - MPEG1/2 layers I/II encoder using a RISC-V processor and hardware accelerators
Ricardo Filipe Rafael Raposo Ferreira Raseth
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2021 - MPEG1/2 layers I/II encoder using a RISC-V processor and hardware accelerators
Henrique Alves Gonçalves
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2021 - Object Detection and Classification for the Internet of Things
Francisco Vieira da Silva Arteiro
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2021 - Unum Type-IV: Floating-Point Unit with Dinamically Variable Exponent and Mantissa Sizes
Micaela Moraes Serôdio
José T. de Sousa (advisor)
Horácio C. Neto (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2020 - Boot loader for a RISC-V processor that uses flash memory
José Heraldo Furtado Fernandes
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2020 - Asynchronous Sample Rate Converter
Pedro Miguel Portela Teixeira
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2020 - Deep Neural Network on the Versat Reconfigurable Processor
João Pedro Costa Luis Cardoso
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - CGRA - Based deep neural network for object identification
Pedro José Runa Miranda
José T. de Sousa (advisor)
Horácio C. Neto (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Object Detection and Classification on the Versat Reconfigurable Processor
Daniel Garigali Pestana
José T. de Sousa (advisor)
Horácio C. Neto (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Otimização do Algoritmo Back Propagation
Afonso Miguel Soares Fernandes
Rui Policarpo Duarte (advisor)
José T. de Sousa (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Verilog PNG Encoder
André Merendeira
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Development Environment for a RISC-V Processor
Antonio Pedro Charana e Silva
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Deep Architecture for the Versat Reconfigurable Processor
Valter Jorge Brás Mário
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Deep Architecture for the Versat Reconfigurable Processor (Verilog)
Luis Rafael da Graça Azinheira
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Caraterização de Processadores RISC-V de Código Aberto
João Vieira Rodrigues de Almeida Roque
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2018 - C Compiler for the VERSAT Reconfigurable Processor
Gonçalo da Conceição Reis dos Santos
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2018 - Simulator for the RV32-Versat Architecture
João César Martins Moutoso Ratinho
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2018 - FPGA- PNG Encoder
João Gonçalo Esteves Freire Cardoso
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2018
- Pong Arcade Game Running in FPGAs on a RISC-V Processor
Eduardo Faustino
José T. de Sousa (advisor)
Horácio C. Neto (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2023
- Internship
Jaime Aguiar
Rui Policarpo Duarte (advisor), José T. de Sousa (advisor)
INESC-ID Lisboa
2024 - Estágio de Verão: Arquitetura de Computadores
José Pedro Monteiro Lopes
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Computer Architecture
Daniel Garigali Pestana
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Curso Verão: Área de Estágio:​​Arquitetura de Computadores
Pedro Miguel Portela Teixeira
José T. de Sousa (advisor)
Instituto Superior Técnico, Universidade de Lisboa
2019 - Estágio de Verão: Arquitetura de Computadores
João Pedro Costa Luis Cardoso
José T. de Sousa (advisor)
Horácio C. Neto (coadvisor)
Instituto Superior Técnico, Universidade de Lisboa
2019